Percobaan 1, Kondisi 10
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=1, B3=clock, B4=1, B5=tidak dihubungkan, B6=tidak dihubungkan.
percobaan 2 kondisi 3
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=clock, B2=1.
Rangkaian Simulasi [Kembali]
Video [Kembali]
Percobaan 1, Kondisi 10
percobaan 2 kondisi 3
Prinsip Kerja
[Kembali]
Percobaan 1, Kondisi 10
Diketahui pada rangkaian terdapat 7 buah input saklar SPDT diantaranya input B0=1, B1=1, B2=1, B3=clock, B4=1, B5=tidak dihubungkan, B6=tidak dihubungkan. Dan 4 buah keluaran output yang berupa logicprobe 4 buah, 1 IC J-K flip flop Dan 1 buah IC D flip flop.
Arus megalir dari power mengalir ke 4 saklar karena saklar B3 di ubah menjadi CLOCK, B0 logika 1, B1 logika 1, B2 logika 1,B4 logika 1 sedang kan B5 dan B6 tidak di aliri arus karena keduanya tidak dihubunkan ke IC D flip flop
Selanjutnya, arus dari B1 masuk ke input S dengan logika 1, arus B2 masuk ke J, arus B4 ke K dan arus B0 ke R. Karena R dan S berlogika 1 dan 1 maka nilai input di ambil J-K dan karena J-K berlogika 1 dan 1 maka logic probe nya akan berada pada kondisi toggle.
percobaan 2 kondisi 3
Diketaahui pada rangkaian terdapat 2 buah input saklar SPDT yaitu B0 dan B2 dengan logika masing-masing adalah 0 dan 1. Dan B1 di ubah menjadi CLOCK.B2 dan B0 dihubungkan ke kaki CLK dan R sedangkan CLOCK di hubungkan ke kaki S. Kaki input J dan K di gabungkan arusnya. karena Prinsip kerja dari T flip flop. Yang membuat Logic Probe dalam kondisi Toggle
Link Download
[Kembali]
Tidak ada komentar:
Posting Komentar